看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用于CMOS低中频GPS接收机的模数转换器的设计考虑与实现(英文) 收藏
用于CMOS低中频GPS接收机的模数转换器的设计考虑与实现(英文)

用于CMOS低中频GPS接收机的模数转换器的设计考虑与实现(英文)

作     者:莫太山 叶甜春 马成炎 MO Taishan;YE Tianchun;MA Chengyan

作者机构:中国科学院微电子研究所北京100029 杭州中科微电子有限公司杭州310053 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2008年第31卷第3期

页      码:853-858页

摘      要:首先对用于CMOS低中频GPS接收机的模数转换器(ADC)进行了设计考虑。由ADC引入的信噪比降低与四个因素有关:中频带宽,采样率,ADC的比特数及ADC的最大阈值与噪声均方根比值。在设计考虑的基础上,采用TSMC0.25μmCMOS单层多晶硅五层金属工艺实现了一个4bit16.368MHz闪烁型模数转换器,并将重点放在了前置放大器和提出的新的比较器的设计和优化上。在时钟采样率16.368MHz和输入信号频率4.092MHz的条件下,转换器测试得到的信噪失真比为24.7dB,无杂散动态范围为32.1dB,积分非线性为+0.31/-0.46LSB,差分非线性为+0.66/-0.46LSB,功耗为3.5mW。ADC占用芯片面积0.07mm2。

主 题 词:模数转换器 闪烁型 CMOS GPS接收机 低中频 

学科分类:081802[081802] 080902[080902] 0809[工学-计算机类] 08[工学] 081105[081105] 0818[工学-交通运输类] 0804[工学-材料学] 0811[工学-水利类] 

D O I:10.3969/j.issn.1005-9490.2008.03.030

馆 藏 号:203232609...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分