看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种CORDIC算法优化及32位浮点反正切函数FPGA实现 收藏
一种CORDIC算法优化及32位浮点反正切函数FPGA实现

一种CORDIC算法优化及32位浮点反正切函数FPGA实现

作     者:鲍宜鹏 BAO Yipeng

作者机构:中国电子科技集团公司第58研究所江苏无锡214035 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2015年第15卷第3期

页      码:22-25页

摘      要:通过对反正切函数实现算法的研究,在传统CORDIC算法的基础上,提出了一种以超前进位加法器为基本单元的迭代结构,双时钟输入,完成了反正切函数的ASIC电路设计。该算法采用TSMC55 nm工艺,在Synopsys/syn10.12环境中综合实现。该算法的关键路径由原来的2.9 ns提升至1.3 ns,最高运算频率可以达到769 MHz,即优化后的CORDIC算法比优化前速率提高了2倍多。

主 题 词:CORDIC算法 分层次超前进位加法 反正切函数 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16257/j.cnki.1681-1070.2015.0028

馆 藏 号:203247916...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分