看过本文的还看了

相关文献

该作者的其他文献

文献详情 >嵌入式系统与DSP的高速接口设计 收藏
嵌入式系统与DSP的高速接口设计

嵌入式系统与DSP的高速接口设计

作     者:单永琳 王金刚 杨锡劢 秦承虎 Shan Yonglin;Wang Jingang;Yang Ximai;Qin Chenghu

作者机构:天津大学天津300072 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2006年第29卷第4期

页      码:36-37页

摘      要:在嵌入式微处理器对FIFO进行读取操作时,由于一些微处理器本身自带高速缓冲存储器(Cache),会造成读数错误,本文将分析错误原因并给出3种解决此类错误的方案。在编写FIFO接口程序时,可以通过对Cahce进行刷新、禁用或反复赋新地址的方法予以解决。采用以上方法均可以使微处理器从FIFO读出期望的数据,从而降低系统的错误率,提高系统的可靠性。

主 题 词:S3C4510b 高速缓冲存储器 先入先出存储器 嵌入式系统 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1002-7300.2006.04.017

馆 藏 号:203247931...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分