看过本文的还看了

相关文献

该作者的其他文献

文献详情 >应用VHDL语言在PLD器件上设计实现可编程计数器 收藏
应用VHDL语言在PLD器件上设计实现可编程计数器

应用VHDL语言在PLD器件上设计实现可编程计数器

作     者:李锋 卢佩 刘成臣 石东 

作者机构:天津轻工业学院自动化系天津300222 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2002年第25卷第5期

页      码:51-53页

摘      要:研究用 VHDL语言采用 TOP TO DOWN设计方法实现了一种可以完成二进制、十进制、可逆计数功能的可编程计数器 ;采用 MAX+PL USII集成开发环境编辑、综合、仿真 ,并下载到 PL D器件中 ,经仿真和实际电路测试 ,该计数器性能可靠。

主 题 词:VHDL语言 PLD器件 可编程计数器 仿真器 硬件扫描语言 

学科分类:08[工学] 080401[080401] 0804[工学-材料学] 081101[081101] 081102[081102] 0811[工学-水利类] 

D O I:10.3969/j.issn.1004-373X.2002.05.019

馆 藏 号:203249793...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分