看过本文的还看了

相关文献

该作者的其他文献

文献详情 >改进的多路基-2^4 FFT处理器设计 收藏
改进的多路基-2^4 FFT处理器设计

改进的多路基-2^4 FFT处理器设计

作     者:汪文义 王琳凯 周金元 周晓方 WANG Wen-yi;WANG Lin-kai;ZHOU Jin-yuan;ZHOU Xiao-fang

作者机构:复旦大学专用集成电路与系统国家重点实验室上海201203 

基  金:国家自然科学基金资助项目(60876016) 宁波市自然科学基金资助项目(2009A610059) 专用集成电路与系统国家重点实验室基金资助项目(ZD20080103 09ZD002) 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2011年第37卷第7期

页      码:262-264页

摘      要:给出一种改进的基-24频域抽取FFT算法,基于该算法和SDF结构,提出改进的多路基-24 FFT处理器结构,通过复用常复系数乘法器,减少硬件消耗并维持吞吐率不变。基于改进结构设计2路256点FFT处理器,在SMIC 0.13μm工艺下综合、布局和布线后的版图核心面积为1.12 mm2,最高工作频率为100 MHz。

主 题 词:快速傅里叶变换 单路延迟反馈 流水线 基-24 乘法器复用 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2011.07.088

馆 藏 号:203256827...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分