看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于双FPGA系统的高速全局动态重构设计与实现 收藏
基于双FPGA系统的高速全局动态重构设计与实现

基于双FPGA系统的高速全局动态重构设计与实现

作     者:夏飞 李晖宙 XIA Fei;LI Huizhou

作者机构:海军工程大学电子工程学院湖北武汉430033 

基  金:国家自然科学基金资助项目(61572515) 中国博士后科学基金资助项目(2016M593023) 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2017年第40卷第16期

页      码:151-154页

摘      要:基于双FPGA芯片的可重构原型系统,提出一种系统高速全局动态重构设计方法。利用Xilinx Virtex-7系列FPGA的常规配置通道,使用一片规模较小的FPGA芯片作为重构控制器对大规模算法FPGA芯片实现全局动态重构。实验结果表明,系统重构时间小于60 ms,与常规FPGA逻辑下载方法相比,配置效率提高了2~3个数量级。

主 题 词:可编程门阵列 可重构计算 全局动态重构 并行配置通道 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.16652/j.issn.1004-373x.2017.16.044

馆 藏 号:203260417...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分