看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的幅频数字均衡器设计 收藏
基于FPGA的幅频数字均衡器设计

基于FPGA的幅频数字均衡器设计

作     者:刘虹 

作者机构:厦门理工学院电子与电气工程系福建厦门361024 

基  金:厦门市指导性项目基金资助项目(3502Z20099009) 

出 版 物:《长江大学学报(自科版)(上旬)》 (JOURNAL OF YANGTZE UNIVERSITY (NATURAL SCIENCE EDITION) SCI & ENG)

年 卷 期:2012年第9卷第7期

页      码:127-129页

摘      要:设计了一款以ALTERA公司(Cyclone系列FPGA(现场可编程门阵列)芯片为控制核心的幅频数字均衡器。原信号经过衰减后由高速A/D芯片TLC55401进行采集,而后送入由FPGA实现的IIR(无限脉冲响应)数字滤波器进行补偿,再经D/A芯片THS5651将补偿后的信号输出,经低通滤波后,得到的输出信号完全补偿了信道造成的5dB衰减,幅频均衡效果良好。

主 题 词:FPGA(现场可编程门阵列) IIR(无限脉冲响应) 幅频均衡 

学科分类:0711[理学-心理学类] 07[理学] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 

D O I:10.3969/j.issn.1673-1409(N).2012.07.043

馆 藏 号:203272958...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分