看过本文的还看了

相关文献

该作者的其他文献

文献详情 >重叠组合法的芯片级三维寄生电容提取及其并行实现 收藏
重叠组合法的芯片级三维寄生电容提取及其并行实现

重叠组合法的芯片级三维寄生电容提取及其并行实现

作     者:尹航 喻文健 陆涛涛 王泽毅 Yin Hang;Yu Wenjian;Lu Taotao;Wang Zeyi

作者机构:清华大学计算机科学与技术系北京100084 北京华天中汇科技有限公司北京100084 

基  金:国家自然科学基金(90407004) 国家"八六三"高技术研究发展计划(2004AA1Z1050) 

出 版 物:《计算机辅助设计与图形学学报》 (Journal of Computer-Aided Design & Computer Graphics)

年 卷 期:2006年第18卷第2期

页      码:238-244页

摘      要:采用双向区域重叠组合法,基于三维层次式块边界元法实现了芯片级的互连电容提取·该方法将芯片切分为大量小规模区域,用全局场求解器计算各子区域电容矩阵,可方便地组合出整个芯片的电容矩阵;同时分析了其计算量和精度,并进行了并行计算实验·对实际版图结构的数值实验验证了有关分析结论,表明该方法高效、可靠、并行性能好·

主 题 词:边界元法 三维寄生电容 芯片级提取 重叠组合 并行计算 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 0835[0835] 0811[工学-水利类] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1003-9775.2006.02.012

馆 藏 号:203279459...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分