看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA快速位同步的实现 收藏
基于FPGA快速位同步的实现

基于FPGA快速位同步的实现

作     者:徐彦凯 双凯 单纪文 XU Yan-kai;SHUANG kai;SHAN Ji-wen

作者机构:中国石油大学北京102249 南京理工大学210094 

出 版 物:《微计算机信息》 (Control & Automation)

年 卷 期:2008年第24卷第29期

页      码:173-175页

摘      要:介绍了传统的超前-滞后型数字锁相环提取位同步信号的原理,提出了一种改进的简单快速的位同步FPGA实现方法,该方法首先在输入码元出现的半周期内得到码元与位同步信号的相位差,在附加门、扣除门的有效时间内,该相位差控制附加、扣除脉冲的个数,使输入码元与位同步信号快速达到同步。阐述了实现方案和模块设计,并用VHDL语言编程实现,maxplusⅡ下编译、综合、仿真、下载到FPGA芯片。仿真及实验表明:位同步建立时间只需一个码元周期,位同步快速实现。

主 题 词:位同步 超前-滞后型数字锁相环 FPGA VHDL 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.3969/j.issn.1008-0570.2008.29.070

馆 藏 号:203280544...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分