看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于0.6μm工艺的流水线模数转换器设计 收藏
基于0.6μm工艺的流水线模数转换器设计

基于0.6μm工艺的流水线模数转换器设计

作     者:陈曦 何乐年 张鲁 尹坤 CHEN Xi;HE Le-nian;ZHANG Lu;YIN Kun

作者机构:浙江大学超大规模集成电路设计研究所浙江杭州310027 

出 版 物:《浙江大学学报(工学版)》 (Journal of Zhejiang University:Engineering Science)

年 卷 期:2006年第40卷第6期

页      码:1080-1084页

摘      要:为了实现10位高性能和低功耗的流水线模拟数字转换器ADC,提出了基于0.6微米互补型金属氧化物半导体(CMOS)混合信号工艺的电路设计方法.在信号输入端设置了采样保持放大器(SHA),级电路中采用了低功耗运算跨导放大器(OTA)和动态比较器,并且使用了采样电容优化技术和数字校正技术.测试结果表明,在20MHz采样率和5 MHz输入信号频率条件下,由该方法设计的ADC可以达到58 dB的信号噪声失调比(SNDR),相当于9.38个有效位数(ENOB),并且在5 V供电电压下的功耗仅为49 mW,达到了高SNDR性能、高线性度和低功耗的设计要求.

主 题 词:模数转换器 采样保持电路 动态比较器 电容优化 

学科分类:080903[080903] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 0805[工学-能源动力学] 0812[工学-测绘类] 

核心收录:

D O I:10.3785/j.issn.1008-973X.2006.06.033

馆 藏 号:203281135...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分