看过本文的还看了

相关文献

该作者的其他文献

文献详情 >嵌入式GPU中二级高速缓存的设计与实现 收藏
嵌入式GPU中二级高速缓存的设计与实现

嵌入式GPU中二级高速缓存的设计与实现

作     者:杜慧敏 杨超群 季凯柏 DU Hui-min;YANG Chao-qun;JI Kai-bo

作者机构:西安邮电大学电子工程学院陕西西安710121 

基  金:国家自然科学基金重点资助项目(61136002) 西安市科技发展计划资助项目(CXY1440(10)) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2018年第35卷第2期

页      码:94-99页

摘      要:针对嵌入式GPU与主存之间进行数据交互时出现速度不匹配的问题,设计了一种适用于嵌入式GPU的二级高速缓存Cache控制器.二级Cache控制器采用四路组相联的映射结构,使用伪最近最少使用(Pseudo_LRU)替换算法,可以管理16~512kB的二级高速缓存.实验结果表明,当选取Cache大小为128kB时,Cache的命中率达到71.12%.

主 题 词:嵌入式GPU 高速缓存控制器 Rseudo_LRU算法 

学科分类:081203[081203] 08[工学] 0835[0835] 0812[工学-测绘类] 

D O I:10.19304/j.cnki.issn1000-7180.2018.02.020

馆 藏 号:203282992...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分