看过本文的还看了

相关文献

该作者的其他文献

文献详情 >时变多普勒衰落信道硬件模拟的FPGA实现 收藏
时变多普勒衰落信道硬件模拟的FPGA实现

时变多普勒衰落信道硬件模拟的FPGA实现

作     者:赵智全 朱秋明 罗艳强 郎杰 张涛涛 ZHAO Zhiquan;ZHU Qiuming;LUO Yanqiang;LANG Jie;ZHANG Taotao

作者机构:南京航空航天大学江苏省物联网与控制技术重点实验室南京210016 中国空空导弹研究院河南洛阳471009 中国洛阳电子装备试验中心河南洛阳471003 

基  金:国家重大科学仪器设备开发专项(2013YQ200607) 江苏省博士后基金资助项目(1601017C) 江苏省物联网与控制技术重点实验室基金资助项目(NJ20160027) 

出 版 物:《电讯技术》 (Telecommunication Engineering)

年 卷 期:2018年第58卷第3期

页      码:344-349页

摘      要:针对不同散射环境下衰落信道具有不同的多普勒功率谱形状,提出了一种改进的复谐波叠加模型用于时变多普勒衰落信道的模拟,仿真分析了该方法输出信道衰落的幅值及相位连续性,并据此设计了基于FPGA硬件平台的时变多普勒衰落信道模拟器。硬件实测结果表明,该模拟器输出的时变多普勒功率谱与理论仿真非常吻合,可用于实际中多普勒功率谱实时变化场景的模拟。

主 题 词:信道模拟器 时变多普勒衰落信道 多普勒功率谱 复谐波叠加 

学科分类:0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1001-893x.2018.03.018

馆 藏 号:203284778...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分