看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的高性能3DES算法实现 收藏
基于FPGA的高性能3DES算法实现

基于FPGA的高性能3DES算法实现

作     者:朱欣欣 李树国 ZHU Xin-xin;LI Shu-guo

作者机构:清华大学微电子学研究所北京100084 清华信息科学与技术国家实验室北京100084 

基  金:国家"八六三"计划(2012AA012402) 清华大学自主研发计划(2011Z05116) 清华信息科学与技术国家实验室(2015年立项) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2015年第32卷第9期

页      码:54-59页

摘      要:传统3DES算法需要48轮迭代周期,存在吞吐率低的问题,提出二合一的循环迭代结构,该结构完成一次加解密运算需要25个时钟周期,兼容了ECB和CBC两种工作模式.在Altera公司的Quartus II 13.0软件上进行FPGA实现,选用器件EP4SGX530NF45C3,延时为3.61ns,吞吐率达到了709.1 Mb/s,面积为650ALUTs,性能优于同类设计.

主 题 词:吞吐率 循环迭代结构 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.19304/j.cnki.issn1000-7180.2015.09.011

馆 藏 号:203289800...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分