看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高吞吐率可配置FFT处理器IP核的设计与VLSI实现 收藏
高吞吐率可配置FFT处理器IP核的设计与VLSI实现

高吞吐率可配置FFT处理器IP核的设计与VLSI实现

作     者:陆波 许炜阳 胡星波 洪志良 

作者机构:复旦大学专用集成电路和系统国家重点实验室上海201203 华东师范大学微电子电路与系统研究所上海200241 

基  金:上海市AM研发基金(AM0507)资助项目 

出 版 物:《复旦学报(自然科学版)》 (Journal of Fudan University:Natural Science)

年 卷 期:2010年第49卷第2期

页      码:150-157,164页

摘      要:针对一种新型的OFDM系统算法,设计了一款具有高吞吐率可配置的FFT处理器IP核.在现有算法的基础上,提出了一种优化的设计架构,并对各个功能模块特别是存储单元、复数乘法器和控制逻辑进行了优化设计.通过基于Verilog HDL的参数化模块设计和模块复用技术,最大限度地提高数据吞吐率,实现了FFT处理器点数的可配置功能.Vertex-Ⅱ Pro FPGA验证结果表明,对于256点定点16位符号数复数FFT运算,该FFT处理器最高工作频率为106 MHz,系统数据吞吐率达到了51.3 MS/s,延时仅为255个时钟周期.

主 题 词:正交频分复用 快速傅里叶变换 吞吐率 模块复用技术 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.15943/j.cnki.fdxb-jns.2010.02.003

馆 藏 号:203302688...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分