看过本文的还看了

相关文献

该作者的其他文献

文献详情 >新型比特抽取与循环移位并行架构设计 收藏
新型比特抽取与循环移位并行架构设计

新型比特抽取与循环移位并行架构设计

作     者:戴强 戴紫彬 张立朝 常忠祥 Dai Qiang;Dai Zibin;Zhang Lichao;Chang Zhongxiang

作者机构:解放军信息工程大学河南郑州450004 

出 版 物:《计算机应用与软件》 (Computer Applications and Software)

年 卷 期:2015年第32卷第2期

页      码:264-267页

摘      要:针对比特抽取、循环移位操作常需组合使用的应用需求,结合比特抽取和循环移位操作的特点,基于inverse butterfly网络,研究以该网络为基础的新型比特抽取、循环移位并行处理架构。针对架构中的路由信息生成电路,提出专门的路由信息生成算法。设计相应的高速硬件单元,并在Altera公司的FPGA上对其进行功能验证,利用Synopsys公司的Design Compiler工具进行逻辑综合、优化。结果表明,在CMOS 0.13μm工艺下,硬件架构核心频率可以达到510 MHz。

主 题 词:比特抽取 循环移位 inverse butterfly网络 并行架构 路由算法 

学科分类:08[工学] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1000-386x.2015.02.064

馆 藏 号:203304998...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分