看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种2.4/3.2GHz正交锁相环的设计与实现 收藏
一种2.4/3.2GHz正交锁相环的设计与实现

一种2.4/3.2GHz正交锁相环的设计与实现

作     者:郑超 

作者机构:南京政治学院军事信息管理系上海200433 

出 版 物:《信息通信》 (Information & Communications)

年 卷 期:2014年第27卷第12期

页      码:53-55页

摘      要:基于SMIC 65nm CMOS工艺,设计并实现了一款中心频率为2.4/3.2GHz的正交锁相环。该设计针对电源噪声,压控振荡器噪声等诸多问题进行了性能优化。经充分的仿真验证,锁相环的输出频率覆盖范围为2.14-3.97G Hz,正交VCO在1M Hz处的相位噪声为-106d B c,正交时钟相位误差仅0.5度,1.2V电压供压下功耗为20m W。

主 题 词:压控振荡器 锁相环 正交时钟产生 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1673-1131.2014.12.035

馆 藏 号:203305138...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分