看过本文的还看了

相关文献

该作者的其他文献

文献详情 >DDR2 SDRAM控制器的数据通道设计 收藏
DDR2 SDRAM控制器的数据通道设计

DDR2 SDRAM控制器的数据通道设计

作     者:吕亮 王厚军 付在明 Lv Liang;Wang Houjun;Fu Zaiming

作者机构:电子科技大学自动化学院成都611731 

出 版 物:《电子测量技术》 (Electronic Measurement Technology)

年 卷 期:2011年第34卷第11期

页      码:89-92页

摘      要:在DDR2SDRAM控制器的设计中,用户端与DDR2存储器端之间数据通道的设计是提高数据传输率的关键,也是控制器设计中的难点。首先简单介绍了DDR2SDRAM控制器的整体结构,然后分析了DDR2存储器的读写时序过程,并提出了双向数据DQ与同步信号DQS的相位关系要求,最后在阐述了数据通道要求实现的具体功能后直接使用Altera公司提供的IP核设计了1种高速数据通道,并在时序仿真后在硬件平台上通过了验证。

主 题 词:DDR2 SDRAM 控制器 数据通道 IP核 

学科分类:0810[工学-土木类] 080902[080902] 0809[工学-计算机类] 08[工学] 080401[080401] 0804[工学-材料学] 080402[080402] 0835[0835] 081002[081002] 

D O I:10.3969/j.issn.1002-7300.2011.11.027

馆 藏 号:203309595...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分