看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种基于全差分积分器的时钟稳定电路设计 收藏
一种基于全差分积分器的时钟稳定电路设计

一种基于全差分积分器的时钟稳定电路设计

作     者:罗凯 朱璨 胡刚毅 LUO Kai;ZHU Can;HU Gangyi

作者机构:重庆大学重庆400044 模拟集成电路重点实验室重庆400060 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2015年第45卷第4期

页      码:437-440页

摘      要:设计了一种用于超高速A/D转换器的时钟稳定电路。利用全差分连续时间积分器将差分时钟信号的占空比量化为电压信号,再通过跨导放大器产生控制电流来调整输出时钟的共模电平,达到调整输出时钟占空比的目的。电路采用0.18μm标准CMOS工艺进行设计,工作电压为1.8V,在2GHz的最高时钟频率下,将占空比为20%~80%的输入时钟信号调整为(50±1)%,输出时钟抖动小于132fs,具有抑制时钟抖动的能力。

主 题 词:时钟稳定电路 全差分连续时间积分器 占空比调整 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.2015.04.006

馆 藏 号:203310640...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分