看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高速实时定点FFT处理器的设计 收藏
一种高速实时定点FFT处理器的设计

一种高速实时定点FFT处理器的设计

作     者:韩泽耀 韩雁 郑为民 HAN Ze-yao;HAN Yan;ZHENG Wei-min

作者机构:浙江大学信息与电子工程系浙江杭州310027 中科院上海天文台上海200030 

出 版 物:《电路与系统学报》 (Journal of Circuits and Systems)

年 卷 期:2002年第7卷第1期

页      码:18-22页

摘      要:本文讨论了采用FPGA和ASIC硬件实现高速实时FFT处理器的设计方案,作者在这种高速FFT设计时选择的特点基于Radix 4 DIT算法、采用乒乓RAM的设计思路以及级与级间采用流水结构。另外由于FFT基4运算的复杂性,所以在设计基4运算单元、数据通道中串并转换、运算数据的拉齐、颠倒位序、双地址发生等方面也有一些特点。整体上考虑是:尽可能地能够进行高速的FFT运算,本文针对1024点、16 bits位长、定点数、复数点进行运算;考虑到芯片外围接口的问题,希望外围能够尽量方便用户使用,所以在外围数据、状态和控制线上比较精简,从而把复杂的控制部分转移到芯片内部实现。

主 题 词:高速实时定点 FPGA ASIC FFT处理器 电路设计 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1007-0249.2002.01.005

馆 藏 号:203324867...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分