看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于CCopt引擎的SMIC 40nm低功耗工艺Cortex A9的时... 收藏
基于CCopt引擎的SMIC 40nm低功耗工艺Cortex A9的时钟树实现

基于CCopt引擎的SMIC 40nm低功耗工艺Cortex A9的时钟树实现

作     者:王建中 

作者机构:灿芯半导体(上海)有限公司 

出 版 物:《中国集成电路》 (China lntegrated Circuit)

年 卷 期:2012年第21卷第9期

页      码:55-58,64页

摘      要:随着市场智能手机平台和平板电脑对芯片性能和上市时间要求的不断提升,后端工程师面临的设计压力会越来越大。传统的数字实现流程在满足当今SoC设计的功耗、频率与面积要求方面正在达到极限。那如何在很短的时间内迅速实现芯片功耗、频率与面积的提升变的尤为重要。本文基于SMIC 40nm低功耗工艺的ARM Cortex A9物理设计的实际情况,详细阐述了如何使用cadence最新的时钟同步优化技术,又称为CCopt技术来实现统一的时钟树综合和物理优化。根据实现的结果来看,CCopt引擎很好的实现了目标。实现8%的设计频率提升,并实现了时钟树功率与面积降低。Cadence最新的CCopt引擎对实现复杂芯片物理设计、缩短设计周期、提升芯片性能带来了很大的优势。

主 题 词:CCopt Cortex A9 时钟树综合 频率 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1681-5289.2012.09.056

馆 藏 号:203340877...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分