看过本文的还看了

相关文献

该作者的其他文献

文献详情 >LTE系统物理层下行链路Turbo编码器的FPGA 设计与实现 收藏
LTE系统物理层下行链路Turbo编码器的FPGA 设计与实现

LTE系统物理层下行链路Turbo编码器的FPGA 设计与实现

作     者:张巍 俎云霄 

作者机构:北京邮电大学电子工程学院北京 

基  金:科技部中加国际合作项目(No:2010DFA11320)资助课题 

出 版 物:《计算机科学与应用》 (Computer Science and Application)

年 卷 期:2011年第1卷第3期

页      码:87-90页

摘      要:针对LTE系统物理层下行链路的Turbo编码器进行了研究,分别确定和设计了组成编码器的四个模块——交织、分量编码、删余和复接的工作方式和电路图。在完成四个模块单独仿真测试的基础上,对各模块之间的连接进行了整体设计和调试,将交织器、分量编码器、删余器三个模块组合成一个模块,并将其输出的校验序列与原码输入序列一同输入到复接器中,实现了最后的编码序列输出。

主 题 词:LTE 下行链路 Turbo编码 FPGA 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

D O I:10.12677/csa.2011.13018

馆 藏 号:203341495...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分