看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于时钟控制的低功耗电路设计 收藏
基于时钟控制的低功耗电路设计

基于时钟控制的低功耗电路设计

作     者:徐如淏 李宇飞 胡嘉圣 

作者机构:上海交通大学微电子学院上海200030 

基  金:国家"863"计划基金资助项目(2002AA1Z) 

出 版 物:《计算机工程》 (Computer Engineering)

年 卷 期:2005年第31卷第4期

页      码:206-208页

摘      要:在低功耗芯片设计中,设计者已广泛采用了时钟停止的方法来解决CMOS电路动态功耗问题。为实现时钟停止功能,作者分析了多种传统时钟控制电路方案,并在此基础上提出了一种新型可综合可测试的时钟控制电路。相对于传统时钟控制电路,此种方案在降低芯片功耗的同时解决了传统时钟控制电路所带来的时钟不稳定及无法进行测试的问题。

主 题 词:D触发器 时钟控制 锁存器 时钟树 

学科分类:0810[工学-土木类] 0808[工学-自动化类] 0839[0839] 08[工学] 0835[0835] 0701[理学-数学类] 0811[工学-水利类] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1000-3428.2005.04.074

馆 藏 号:203346941...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分