看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的计时系统的设计 收藏
基于FPGA的计时系统的设计

基于FPGA的计时系统的设计

作     者:李瑞 

作者机构:湖北生物科技职业学院武汉430070 

出 版 物:《绿色科技》 (Journal of Green Science and Technology)

年 卷 期:2009年第11卷第6期

页      码:97-98页

摘      要:可编程片上系统(System On a Programmable Chip,SOPC)是Ahera公司提出来的一种灵活、高效的片上系统(System On Chip,SOC)解决方案。它结合了片上系统和现场可编程门阵列(Field Programmable Logic Array,即GA)各自的特点,是—个崭新的、富有生机的嵌入式系统设计技术研究方向。

主 题 词:可编程片上系统 现场可编程门阵列 计时系统 NIOS II处理器 

学科分类:081901[081901] 0819[工学-海洋工程类] 08[工学] 

D O I:10.3969/j.issn.1674-9944.2009.06.045

馆 藏 号:203348500...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分