看过本文的还看了

相关文献

该作者的其他文献

文献详情 >PABLE:一种异步总线的设计与实现 收藏
PABLE:一种异步总线的设计与实现

PABLE:一种异步总线的设计与实现

作     者:张光达 王友瑞 石伟 王志英 陆洪毅 ZHANG Guang-da;WANG You-rui;SHI Wei;WANG Zhi-ying;LU Hong-yi

作者机构:国防科学技术大学计算机学院湖南长沙410073 

基  金:国家自然科学基金资助项目(60873015) 国防科技大学优秀研究生创新资助项目(S100605) 

出 版 物:《计算机工程与科学》 (Computer Engineering & Science)

年 卷 期:2013年第35卷第5期

页      码:34-40页

摘      要:异步电路能够解决同步电路中时钟偏移、功耗过高等问题,且具有平均情况下的性能。为了实现芯片上异步模块之间的全异步通信,发挥异步电路功耗与性能上的优势,设计了一款部分兼容AMBA AHB总线协议的异步总线PABLE。通过使用流水线结构提高总线性能,并着重研究异步仲裁电路,最终采用解同步的异步电路设计方法对PABLE进行了实现。实验结果表明,在UMC 0.18μm CMOS工艺下,对于单次数据读写操作,在大于60%的情况下,PABLE总线的读写延迟要低于同步总线;与相同功能的同步总线相比较,PABLE总线的平均功耗下降了约41%。

主 题 词:异步总线 流水线 仲裁器 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1007-130X.2013.05.006

馆 藏 号:203356450...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分