看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于VHDL语言的A/D采样控制器设计 收藏
基于VHDL语言的A/D采样控制器设计

基于VHDL语言的A/D采样控制器设计

作     者:罗朝霞 Luo Zhaoxia

作者机构:西安邮电学院陕西西安710061 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2005年第28卷第12期

页      码:96-97,100页

摘      要:介绍了逐次逼近型模数转换芯片ADC0809的组成、工作原理和如何利用VHDL硬件描述语言中状态机的设计方法设计ADC0809采样控制电路,同时给出采样控制电路在Max+Plus集成开发软件环境下的功能仿真波形,并通过下载电缆用设计生成的编程目标文件(.pof)配置Altera公司的CPLD器件EPM7064SLC446来实现A/D采样控制器。实践证明设计的电路能够稳定、可靠的工作。

主 题 词:ADC VHDL CPLD Max+PlusⅡ 

学科分类:08[工学] 0835[0835] 081202[081202] 0812[工学-测绘类] 

D O I:10.3969/j.issn.1004-373X.2005.12.042

馆 藏 号:203357623...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分