看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的单精度浮点数乘法器设计 收藏
基于FPGA的单精度浮点数乘法器设计

基于FPGA的单精度浮点数乘法器设计

作     者:旷捷 毛雪莹 彭俊淇 黄启俊 常胜 KUANG Jie;MAO Xue Ying;PENG Jun Qi;HUANG Qi Jun;CHANG Sheng

作者机构:武汉大学物理科学与技术学院湖北武汉430072 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2010年第36卷第5期

页      码:17-19页

摘      要:设计了一个基于FPGA的单精度浮点数乘法器。设计中采用改进的带偏移量的冗余Booth3算法和跳跃式Wallace树型结构,并提出对Wallace树产生的2个伪和采用部分相加的方式,提高了乘法器的运算速度;加入对特殊值的处理模块,完善了乘法器的功能。本设计在AlteraDE2开发板上进行了验证。

主 题 词:改进的带偏移量的冗余Booth3算法 跳跃式Wallace树 单精度浮点数乘法器 FPGA 

学科分类:08[工学] 081201[081201] 0812[工学-测绘类] 

D O I:10.16157/j.issn.0258-7998.2010.05.005

馆 藏 号:203364250...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分