看过本文的还看了

相关文献

该作者的其他文献

文献详情 >数模混合片上系统模拟芯核并行测试结构 收藏
数模混合片上系统模拟芯核并行测试结构

数模混合片上系统模拟芯核并行测试结构

作     者:靳洋 王红 杨士元 吕政良 郑焱 Jin Yang;Wang Hong;Yang Shiyuan;Lu Zhengliang;Zheng Yan

作者机构:清华大学自动化系北京100084 

基  金:国家自然科学基金(60633060 60773142) 国家"九七三"重点基础研究发展规划项目(2005CB321604) 教育部博士点专项基金资助项目(20070003122) 

出 版 物:《计算机辅助设计与图形学学报》 (Journal of Computer-Aided Design & Computer Graphics)

年 卷 期:2010年第22卷第11期

页      码:2004-2012页

摘      要:为了减少测试成本,基于片上数字化的思想,提出复用片上DAC和ADC数模混合片上系统模拟芯核并行测试结构.自保持模拟测试接口可暂存模拟测试激励和测试响应,减少每个测试端口添加的DAC和ADC所产生的额外面积开销,实现芯核级多端口测试和系统级的多核并行测试.采用流水线式并行测试结构减少DAC输出测试激励的等待时间;并进一步分析了模拟测试外壳的测试成本评价方法和优化问题数学模型,在此基础上设计测试成本优化算法,得到优化的模拟测试外壳组分配方案.实验结果表明,文中提出的模拟芯核测试结构对精度的影响小于0.25%,对测试时间可优化40%以上.

主 题 词:数模混合片上系统 模拟芯核 自保持模拟测试接口 流水线式并行测试 测试成本 

学科分类:12[管理学] 1201[管理学-管理科学与工程类] 08[工学] 0835[0835] 0811[工学-水利类] 0812[工学-测绘类] 

核心收录:

馆 藏 号:203364465...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分