看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种适用于三维芯片间时钟同步的全数字延时锁定环设计 收藏
一种适用于三维芯片间时钟同步的全数字延时锁定环设计

一种适用于三维芯片间时钟同步的全数字延时锁定环设计

作     者:叶云飞 吴宁 葛芬 周芳 YE Yun-fei;WU Ning;GE Fen;ZHOU Fang

作者机构:南京航空航天大学电子信息工程学院江苏南京210016 南京铁道职业技术学院创新学院江苏南京210031 

基  金:国家自然科学基金(61376025) 江苏省高校自然科学基金(17KJB510033) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2018年第35卷第9期

页      码:52-54页

摘      要:本文提出了一种适用于三维集成电路芯片间时钟同步的全数字延时锁定环设计.在给定的三维集成电路中,该全数字延时锁定环采用可变逐次逼近寄存器控制器设计来缩短锁定时间,以消除谐波锁定问题并拓宽工作频率范围,实现硅过孔引起的延时偏差可容忍和垂直堆叠芯片间时钟信号同步.整个设计采用TSMC 65nm CMOS低功耗工艺实现.仿真结果显示在工艺角最坏情况下最高工作频率是833MHz(SS,125℃,1.08V),在工艺角最好情况下最低工作频率是167MHz(FF,-40℃,1.32V),整个工作频率范围内最长锁定时间固定为103个输入时钟周期,在典型工艺角下功耗为0.8mW@833 MHz(TT,25℃,1.2V).版图有效核心面积为0.018mm2.

主 题 词:全数字延时锁定环 时钟同步 三维集成电路 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.19304/j.cnki.issn1000-7180.2018.09.011

馆 藏 号:203366306...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分