看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的高速采样缓存系统的设计与实现 收藏
基于FPGA的高速采样缓存系统的设计与实现

基于FPGA的高速采样缓存系统的设计与实现

作     者:郑争兵 ZHENG Zheng-bing

作者机构:陕西理工学院物理与电信工程学院陕西汉中723003 

基  金:陕西理工学院科研计划资助项目(SLGKY12-21) 

出 版 物:《计算机应用》 (journal of Computer Applications)

年 卷 期:2012年第32卷第11期

页      码:3259-3261页

摘      要:为了提高高速数据采集系统的实时性,提出一种基于FPGA+DSP的嵌入式通用硬件结构。在该结构中,利用FPGA设计一种新型的高速采样缓存器作为高速A/D和高性能DSP之间数据通道,实现高速数据流的分流和降速。高速采样缓存器采用QuartusⅡ9.0软件提供的软核双时钟FIFO构成乒乓操作结构,在DSP的外部存储器接口(EMIFA)接口的控制下,完成高速A/D的数据流的写入和读出。测试结果表明:在读写时钟相差较大的情况下,高速采样缓存器可以节省读取A/D采样数据时间,为DSP提供充足的信号处理时间,提高了整个系统的实时性能。

主 题 词:双时钟先进先出 现场可编程门阵列 高速采样 乒乓操作 外部存储器接口 

学科分类:080904[080904] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 080402[080402] 0804[工学-材料学] 081001[081001] 

核心收录:

D O I:10.3724/SP.J.1087.2012.03259

馆 藏 号:203371864...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分