看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种高速低功耗10位逐次逼近模数转换器设计 收藏
一种高速低功耗10位逐次逼近模数转换器设计

一种高速低功耗10位逐次逼近模数转换器设计

作     者:梅逢城 贺林 吕伟 林福江 MEI Fengcheng;HE Lin;L(U) Wei;LIN Fujiang

作者机构:中国科学技术大学电子科学与技术系合肥230027 

基  金:国家青年自然科学基金资助项目(61204033) 

出 版 物:《微电子学》 (Microelectronics)

年 卷 期:2015年第45卷第2期

页      码:160-163页

摘      要:通过分析并优化逐次逼近模数转换器(SAR ADC)的工作时序,设计并实现了一种高速、低功耗、具有误差补偿的10位100 MS/s A/D转换器。该芯片采用TSMC 0.13μm CMOS工艺进行设计。后仿真结果表明,在1.2V电源电压、20.3125MHz输入信号频率、100MHz采样频率下,模数转换器的无杂散动态范围(SFDR)为68.1dB,有效位数(ENOB)达到9.41位,整体功耗为0.865mW,FoM值为15fJ/conv。芯片核心电路面积为(0.02×0.02)mm2。

主 题 词:误差补偿 逐次逼近模数转换器 高速 低功耗 CMOS 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.13911/j.cnki.1004-3365.2015.02.004

馆 藏 号:203372213...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分