看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用CPLD芯片实现快速Reed-Solomon编码器设计 收藏
用CPLD芯片实现快速Reed-Solomon编码器设计

用CPLD芯片实现快速Reed-Solomon编码器设计

作     者:李月乔 

作者机构:北京华北电力大学电子与信息工程学院102206 

出 版 物:《微型机与应用》 (Microcomputer & Its Applications)

年 卷 期:2004年第23卷第9期

页      码:23-24,27页

摘      要:在分析有限域运算的基础上,设计了能纠正1个符号内4位错误的RS编码器,并给出了VHDL电路模型。利用XILINX公司的ISE5.2集成设计环境完成了该RS编码器的原理图输入、VHDL源代码输入、功能仿真、布局与布线和时序仿真,并用XC9572PC84可编程逻辑芯片实现了该电路设计。

主 题 词:RS编码器 时序仿真 VHDL 可编程逻辑芯片 XILINX公司 功能仿真 CPLD芯片 域运算 XC 源代码 

学科分类:080903[080903] 080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1674-7720.2004.09.008

馆 藏 号:203372980...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分