看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的多路并行PCM数据收发模块的设计 收藏
基于FPGA的多路并行PCM数据收发模块的设计

基于FPGA的多路并行PCM数据收发模块的设计

作     者:亓岳岩 王刚 王智友 张会新 兰美娜 刘文怡 QI Yueyan;WANG Gang;WANG Zhiyou;ZHANG Huixin;LAN Meina;LIU Wenyi

作者机构:中北大学电子测试技术国家重点实验室太原030051 北京宇航系统工程研究所北京100076 

基  金:国家自然科学基金项目(51275491) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2018年第41卷第5期

页      码:1252-1256页

摘      要:在自动测试系统中,为了实现多路并行PCM数据的同时接收与处理,设计了一种以FPGA为主控制核心的并行数据收发模块,该模块实现了隔离RS422接口电路设计,双通道并行PCM数据的接收,隔离分档电压输出等。并行数据收发的逻辑设计,采用乒乓操作的思想轮流通过单通道回传给上位机,由软件对数据进行分包检验处理。经过多次的实际测试验证每路PCM数据的传输速率可达1Mbyte/s,在保证合理性以及可靠性的前提下,相对于单通道数据的传输在速率上有了大幅提高。

主 题 词:电路设计 并行 乒乓操作思想 PCM FPGA 

学科分类:0711[理学-心理学类] 07[理学] 081104[081104] 08[工学] 0811[工学-水利类] 071102[071102] 081103[081103] 

D O I:10.3969/j.issn.1005-9490.2018.05.034

馆 藏 号:203379580...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分