看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一款DSP指令集模拟器性能优化技术研究 收藏
一款DSP指令集模拟器性能优化技术研究

一款DSP指令集模拟器性能优化技术研究

作     者:阮园 王胜 张庆文 RUAN Yuan;WANG Sheng;ZHANG Qingwen

作者机构:中国电子科技集团公司第58研究所江苏无锡214035 

出 版 物:《电子与封装》 (Electronics & Packaging)

年 卷 期:2013年第13卷第4期

页      码:31-35,40页

摘      要:文中研究和设计的指令集模拟器(Instruction Set Simulator,ISS)仿真了"中微一号"(ZW100)DSP指令系统和存储器系统行为。在现代嵌入式系统设计过程中,ISS能够在硬件原型构造出来之前,完成对处理器设计的正确性验证和性能分析工作;同时,其还可用于验证操作系统、编译器、汇编器、连接器等系统软件的正确性和各项性能指标。目前,国内外对ISS的研究主要集中在保证ISS灵活性的前提下,应用各种优化技术,提升它的指令仿真执行速度。文章在吸收借鉴目前国际上关于ISS性能优化技术的基础上,通过对仿真策略、仿真内存管理、二进制指令译码算法进一步优化,提高了ISS的整体性能。实验证明,文中提出的优化技术能够有效提升ISS的性能。

主 题 词:指令集模拟器 优化技术 虚拟页表 预执行缓存 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1681-1070.2013.04.008

馆 藏 号:203381057...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分