看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的MD5高速处理模型设计 收藏
基于FPGA的MD5高速处理模型设计

基于FPGA的MD5高速处理模型设计

作     者:韩津生 林家骏 叶建武 周文锦 HAN Jin-sheng;LIN Jia-jun;YE Jian-wu;ZHOU Wen-jin

作者机构:华东理工大学信息科学与工程学院上海200237 东方通信股份有限公司浙江杭州310053 天津市政府国际经济研究室天津300041 

基  金:国家"八六三"计划项目(2009AA01Z427) 

出 版 物:《北京理工大学学报》 (Transactions of Beijing Institute of Technology)

年 卷 期:2012年第32卷第12期

页      码:1258-1261,1268页

摘      要:为提高MD5的处理速度,提出了基于数据流的设计思想.该思想在设计阶段可以对特定的FPGA、预期的系统性能、复杂的专用算法等进行有效评估.基于该思想,提出了3种不同的MD5节点模型.通过分析,对其中1种模型进行实验,实验验证了基于数据流的设计思想能有效提高MD5的吞吐量,达到66.56 Gbit/s.

主 题 词:MD5 流水线 高速引擎 数据流 并行处理 

学科分类:0810[工学-土木类] 080902[080902] 0809[工学-计算机类] 08[工学] 0805[工学-能源动力学] 0812[工学-测绘类] 

核心收录:

D O I:10.3969/j.issn.1001-0645.2012.12.010

馆 藏 号:203386296...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分