看过本文的还看了

相关文献

该作者的其他文献

文献详情 >钟控准静态能量回收逻辑电路 收藏
钟控准静态能量回收逻辑电路

钟控准静态能量回收逻辑电路

作     者:戴宏宇 周润德 

作者机构:清华大学微电子学研究所北京100084 

基  金:国家自然科学基金资助项目 (批准号 :5 9995 5 5 0 -1)~~ 

出 版 物:《Journal of Semiconductors》 (半导体学报(英文版))

年 卷 期:2003年第24卷第4期

页      码:421-426页

摘      要:钟控准静态能量回收逻辑 (clocked quasi- static energy recovery logic,CQSERL)只在输入信号导致输出状态发生变化的情况下才对电路节点充电 (或者回收 ) ,不需要在每个功率时钟周期循环充电和回收操作 ;CQSERL是单端输入输出逻辑 ,减小了电路实现代价 .设计了 4位 QSERL 串行进位加法器 (RCA)电路 ,和相应的 CMOS电路进行了功耗比较 .功率时钟为 10 MHz时 ,CQSERL 电路功耗是对应 CMOS电路的 35 % .流片实现了一个简单结构的正弦功率时钟产生电路 。

主 题 词:逻辑电路 准静态 能量回收 低功耗 绝热计算 CMOS电路 集成电路 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1674-4926.2003.04.018

馆 藏 号:203401691...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分