看过本文的还看了

相关文献

该作者的其他文献

文献详情 >用于设计再利用的信头差错控制模块组 收藏
用于设计再利用的信头差错控制模块组

用于设计再利用的信头差错控制模块组

作     者:支军 魏少军 陈弘毅 ZHI Jun;WEI Shaojun;CHEN Hongyi

作者机构:清华大学微电子学研究所 

基  金:国家"九五"攻关 国家自然科学基金 清华大学教育基金 

出 版 物:《清华大学学报(自然科学版)》 (Journal of Tsinghua University(Science and Technology))

年 卷 期:1999年第39卷第1期

页      码:55-58页

摘      要:设计再利用是目前提高集成电路设计效率的重要手段,功能模块的开发及其应用是提高设计再利用率的主要方法。本文通过异步传递方式中信头差错控制模块组的设计,阐明基于设计再利用的功能模块的设计流程。采用元件建模、算法推导、结构规划,行为描述、功能验证、综合优化及文档制备的设计流程,得到了适于并行实时实现的信头差错控制模块组。与传统的流程相比,突出了模块建模的完备性、硬件实现算法分析推导的重要性、硬件描述的通用性和可读性以及完备的文档在再利用过程中的重要作用。文中采用的设计流程适于开发设计再利用的模块,得到的差错控制模块组适于在异步传递方式处理芯片设计中再利用。

主 题 词:设计再利用 信头差错控制 功能模块 集成电路 

学科分类:080903[080903] 0810[工学-土木类] 0809[工学-计算机类] 08[工学] 0805[工学-能源动力学] 0701[理学-数学类] 0812[工学-测绘类] 

核心收录:

D O I:10.3321/j.issn:1000-0054.1999.01.015

馆 藏 号:203410516...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分