看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA与DDR3缓存的PAL制式图像源产生模块设计与实现 收藏
基于FPGA与DDR3缓存的PAL制式图像源产生模块设计与实现

基于FPGA与DDR3缓存的PAL制式图像源产生模块设计与实现

作     者:杨文豪 倪文龙 付强 孙舟 郭奇 钱宏文 YANG Wenhao;NI Wenlong;FU Qiang;SUN Zhou;GUO Qi;QIAN Hongwen

作者机构:中国电子科技集团公司第58研究所江苏无锡214035 

出 版 物:《实验室研究与探索》 (Research and Exploration In Laboratory)

年 卷 期:2018年第37卷第11期

页      码:96-99页

摘      要:为实现环境试验中产品关键性能的快速测试,模拟4路PAL制式摄像头并行输出,设计了基于FPGA与DDR3的图像源产生模块。将YCrCb格式图像源按照ITU-RBT. 656标准编码,采用ADV7393芯片实现PAL制式转换,通过分区缓存和等时轮转的方式,经由DDR3-SDRAM实现4路PAL制式图像的同步输出。经验证,该模块有效实现并行输出4路PAL制式图像数据,通过硬件电路的扩展,能够实现多台设备的4路图像源输入,进一步提高测试效率。

主 题 词:现场可编程门阵列 ITU-RBT.656编码 并行设计 DDR3-SDRAM 

学科分类:08[工学] 0802[工学-机械学] 0835[0835] 080201[080201] 

馆 藏 号:203416649...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分