看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于Verilog的SCMA系统编码器和译码器设计 收藏
基于Verilog的SCMA系统编码器和译码器设计

基于Verilog的SCMA系统编码器和译码器设计

作     者:王甜 熊兴中 WANG Tian;XIONG Xingzhong

作者机构:四川理工学院自动化与信息工程学院四川自贡643000 

基  金:四川理工学院研究生创新基金(y2016042) 人工智能四川省重点实验室开放基金项目(2017RZJ01) 企业信息化与物联网测控技术四川省高校重点实验室开放基金项目(2017WZJ01)~~ 

出 版 物:《现代电子技术》 (Modern Electronics Technique)

年 卷 期:2018年第41卷第23期

页      码:13-17页

摘      要:稀疏码多址接入SCMA是典型的码域非正交多址接入技术,它作为第五代移动通信5G的一种空口候选技术,能够支撑"海量"终端设备的接入,并减小传输延迟,同时还能实现节能降耗。SCMA编码器将调制和扩频统一为码本,用户信息直接通过码本的编码就能实现调制和多址双过程。码字的稀疏性使得SCMA译码器可以使用消息传递算法MPA,以较低的复杂度来逼近最大后验概率检测器性能。基于SCMA的技术原理,运用Verilog针对SCMA的发送端和接收端进行仿真设计。实验仿真结果表明,基于Verilog的SCMA系统编码器和译码器的设计与理论分析一致,达到了设计要求。

主 题 词:非正交多址接入技术 稀疏码多址接入 5G 码本 消息传递算法 Verilog 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.16652/j.issn.1004-373x.2018.23.004

馆 藏 号:203416895...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分