看过本文的还看了

相关文献

该作者的其他文献

文献详情 >FPGA控制下面阵CCD时序发生器设计及硬件实现 收藏
FPGA控制下面阵CCD时序发生器设计及硬件实现

FPGA控制下面阵CCD时序发生器设计及硬件实现

作     者:朱冰莲 杜培强 运明华 ZHU Binglian;DU Peiqiang;YUN Minghua

作者机构:重庆大学通信工程学院重庆400044 

出 版 物:《电子科技》 (Electronic Science and Technology)

年 卷 期:2011年第24卷第6期

页      码:127-130,133页

摘      要:在分析Sony公司ICX098BQ面阵CCD图像传感器驱动时序的基础上,对可调节曝光时间的CCD时序发生器及其硬件电路进行设计。选用FPGA器件作为硬件设计平台,使用VHDL语言对时序关系进行了硬件描述,采用Quartus Ⅱ 8.0对所设计的时序发生器进行了功能仿真,并以Altera公司的可编程逻辑器件为核心进行硬件适配。实际测试表明,所设计的驱动时序发生器能够满足面阵CCD的驱动要求,实现了设计目的。

主 题 词:面阵CCD FPGA 时序发生器 

学科分类:0810[工学-土木类] 080902[080902] 0809[工学-计算机类] 08[工学] 081002[081002] 

D O I:10.3969/j.issn.1007-7820.2011.06.040

馆 藏 号:203417434...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分