看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种能够实现多种散列函数的VLSI-IP模块设计 收藏
一种能够实现多种散列函数的VLSI-IP模块设计

一种能够实现多种散列函数的VLSI-IP模块设计

作     者:陈英杰 王海欣 白国强 陈弘毅 CHEN Ying-jie;WANG Hai-xin;BAI Guo-qiang;CHEN Hong-yi

作者机构:清华大学微电子研究所北京100084 

基  金:国家自然科学基金项目(60576027) 国家"八六三"计划项目(2006AA01Z415) 

出 版 物:《微电子学与计算机》 (Microelectronics & Computer)

年 卷 期:2010年第27卷第4期

页      码:89-94页

摘      要:给出了一种能够实现多种散列函数的VLSI-IP模块设计,应用到一种网络安全处理器的认证模块设计中.在实现SHA-1和CHI安全散列函数运算的基础上,进而利用迭代技术实现散列消息鉴别码HMAC-SHA-1和HMAC-CHI-160,并生成SSL(Security Socket Layer)协议中所需的主密钥和密钥块.采用SMIC0.13μm CMOS工艺,综合后关键路径为4.56ns,面积为0.61mm2,运算SHA-1的吞吐率达到1.82Gb/s.

主 题 词:网络安全处理器 散列函数 散列消息鉴别码 主密钥 密钥块 迭代 

学科分类:11[军事学] 1105[1105] 0839[0839] 08[工学] 110505[110505] 110503[110503] 

D O I:10.19304/j.cnki.issn1000-7180.2010.04.023

馆 藏 号:203425898...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分