看过本文的还看了

相关文献

该作者的其他文献

文献详情 >SDH E1时隙可配帧格式及数据编码的设计与FPGA实现技术 收藏
SDH E1时隙可配帧格式及数据编码的设计与FPGA实现技术

SDH E1时隙可配帧格式及数据编码的设计与FPGA实现技术

作     者:池飞 武建锋 何在民 CHI Fei;WU Jian-feng;HE Zai-min

作者机构:中国科学院国家授时中心西安710600 中国科学院精密导航定位与定时技术重点实验室西安710600 中国科学院时间频率基准重点实验室西安710600 中国科学院大学电子电气与通信工程学院北京101048 中国科学院大学北京100049 

基  金:地理信息工程国家重点实验室资助项目(SKLGIE2016-M-1-3) 中国科学院"西部之光"人才培养计划西部青年学者B类基金资助项目(Y607YR8601) 

出 版 物:《时间频率学报》 (Journal of Time and Frequency)

年 卷 期:2018年第41卷第4期

页      码:317-325页

摘      要:SDH(synchronous digital hierarchy)光纤网络在国防、电力、通信和交通等行业存在广泛的应用,E1通道具有可靠性和稳定性高的特点,可采用E1通道实现整个SDH光纤网络的时间同步。在介绍E1帧格式及HDB3编码原理的基础上,同时兼顾SDH光纤网络数据传输核心业务,设计并实现了时隙可配的SDH E1帧格式,针对传统SDH E1帧格式占用时隙固定、灵活性差等不足,设计了E1可配置时隙的帧格式传输结构,基于FPGA(field programmable gate array)实现了时码信息在E1帧格式31时隙中任意一个时隙的HDB3编码发送,验证了E1可配时隙帧格式生成和HDB3编解码的可行性及正确性。该设计极大增强SDH光纤网络时间同步的灵活性,提高了用户使用的便捷性。

主 题 词:SDH E1 可配时隙 数据编码 帧格式 现场可编程门阵列 

学科分类:07[理学] 070402[070402] 0704[理学-天文学类] 

D O I:10.13875/j.issn.1674-0637.2018-04-0317-09

馆 藏 号:203428460...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分