看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于动态频率的芯片面积功耗优化设计 收藏
基于动态频率的芯片面积功耗优化设计

基于动态频率的芯片面积功耗优化设计

作     者:詹瑞典 杨家昌 Zhan Ruidian;Yang Jiachang

作者机构:佛山芯珠微电子有限公司广东佛山528225 广东工业大学自动化学院广东广州510006 

基  金:广东省科技计划项目(2017B010124003) 

出 版 物:《电子技术应用》 (Application of Electronic Technique)

年 卷 期:2019年第45卷第1期

页      码:35-38页

摘      要:芯片面积和功耗与工作频率紧密相关,在保持原有项目设计的条件下,利用门电路在不同频率下的开关工作原理,提出一种动态频率闭环设计方法,从系统级综合优化芯片的面积和功耗。通过筛选满足条件的多组测试集,建立频率与面积、频率与功耗的数学模型,综合考虑面积和功耗并计算出最优的频率。通过对一款已流片的芯片进行仿真验证,该方法同原有设计方法相比可以减少芯片面积约0.59%、降低功耗约9.01%。

主 题 词:动态频率 优化 闭环 系统级 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

D O I:10.16157/j.issn.0258-7998.181522

馆 藏 号:203429841...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分