看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速采集系统的时钟端接设计与仿真 收藏
高速采集系统的时钟端接设计与仿真

高速采集系统的时钟端接设计与仿真

作     者:白红蕊 马秀荣 白媛 吴健 BAI Hongrui;MA Xiurong;BAI Yuan;Wu Jian

作者机构:天津理工大学计算机与通信工程学院通信器件教育部工程研究中心天津300384 

基  金:国家自然科学基金项目(11004152) 

出 版 物:《电子器件》 (Chinese Journal of Electron Devices)

年 卷 期:2012年第35卷第2期

页      码:158-162页

摘      要:高速采集系统中常用的交流耦合端接设计没有考虑单端阻抗匹配,使得单端时钟信号产生反射,反射噪声严重时会破坏系统的准确性。为了改善反射噪声,提出了一种改进的LVPECL差分信号端接设计,将单端阻抗匹配电路引入驱动端,从而达到抑制反射噪声的效果。仿真证明,当信号频率小于500 MHz时,与常用端接设计相比,改进端接设计的接收信号过冲最大减少了10.9%,反射噪声得到抑制,提高系统的稳定性和准确度。

主 题 词:采集系统 差分端接设计 阻抗匹配 反射噪声 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1005-9490.2012.02.010

馆 藏 号:203432860...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分