看过本文的还看了

相关文献

该作者的其他文献

文献详情 >高速通信系统中FPGA的内核性能瓶颈 收藏
高速通信系统中FPGA的内核性能瓶颈

高速通信系统中FPGA的内核性能瓶颈

作     者:William Bailey 夏明威 

作者机构:Actel公司Axcelerator产品市场 Actel公司中国区 

出 版 物:《世界产品与技术》 (Electronic Component News)

年 卷 期:2003年第5期

页      码:58-59页

摘      要:传统上,对于通信系统内接口应用使用的现场可编程门阵列(FPGA)的讨论,多集中于原始的I/O速度。遗憾地,人们通常忽略FPGA如何处理上载至“芯片上”的高速数据。许多FPGA架构并不能妥善地处理庞大的数据流,造成大部分情况均出现瓶颈现象。最终,这种瓶颈迫使设计者考虑采用价格昂贵的方案。

主 题 词:FPGA 现场可编程门阵列 逻辑模块 逻辑模块簇 嵌入式内存模块 时钟资源 性能 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

馆 藏 号:203434312...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分