看过本文的还看了

相关文献

该作者的其他文献

文献详情 >2.5Gbps发接器系统接口电路的设计 收藏
2.5Gbps发接器系统接口电路的设计

2.5Gbps发接器系统接口电路的设计

作     者:覃正才 王涛 洪志良 QIN Zheng-cai, WANG Tao, HONG Zhi-liang(Laboratory of 1C Design, Fudan University, Shanghai 200433, China)

作者机构:复旦大学微电子系集成电路设计实验室上海200433 

出 版 物:《系统工程与电子技术》 (Systems Engineering and Electronics)

年 卷 期:2003年第25卷第4期

页      码:505-508,516页

摘      要:采用片上阻抗匹配技术和接收端片上可编程均衡技术,设计了用于数据率为2.5Gbps发接器系统的接口电路——发送端的线驱动器和接收端的均衡器电路。基于UMC 0.18μm标准CMOS工艺模型,用CadenceSpetreS仿真器仿真了电路。电路在0℃~125℃范围内,3种工艺角和电源电压变化±10%的条件下能够正确地工作。在1.8V单电源电压下,电路的总功耗为70mW。

主 题 词:线驱动器 码间干扰 均衡器 发接器 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3321/j.issn:1001-506X.2003.04.031

馆 藏 号:203434878...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分