看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于FPGA的FIR数字滤波器的设计与实现 收藏
基于FPGA的FIR数字滤波器的设计与实现

基于FPGA的FIR数字滤波器的设计与实现

作     者:陈昭明 

作者机构:中国航天科技集团第四研究院401所陕西西安710025 

出 版 物:《大众科技》 (Popular Science & Technology)

年 卷 期:2009年第11卷第11期

页      码:48-49,15页

摘      要:FIR数字滤波器具有稳定性高、严格的线性相位等特点,因而在现代数字信号处理中得到广泛的应用。文章采用分布式算法,给出了利用现场可编程门阵列器件(FPGA)并采用窗函数的方法来实现FIR滤波器的设计。整个程序采用Verilog HDL语言编写,并在ISE Foundation环境下进行了仿真,结果表明该方法的可行性。

主 题 词:FPGA FIR滤波器 Verilog HDL 分布式算法 窗函数 

学科分类:080902[080902] 0809[工学-计算机类] 08[工学] 

D O I:10.3969/j.issn.1008-1151.2009.11.021

馆 藏 号:203441179...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分