看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种运用于高速ADC的采样保持电路设计 收藏
一种运用于高速ADC的采样保持电路设计

一种运用于高速ADC的采样保持电路设计

作     者:蔡坤明 丁扣宝 罗豪 韩雁 CAI Kun-ming;DING Kou-bao;LUO Hao;HAN Yan

作者机构:浙江大学微电子与光电子研究所浙江杭州310027 

出 版 物:《电路与系统学报》 (Journal of Circuits and Systems)

年 卷 期:2010年第15卷第3期

页      码:35-38页

摘      要:设计了一种用于Pipelined ADCs中的前置采样保持电路。从理论上推导了12bit、100MHz的模数转换器对采样保持电路各个子电路的性能指标要求,按此要求设计了增益增强型运放、自举开关等子电路。基于SMIC0.13μm,3.3V工艺,Spectre仿真结果表明,在采样频率为100MS/s,输入信号频率为9.7656M时实现了81.9dB的信噪失真比(SINAD)和13.3位的有效位数(ENOB),无杂散动态范围(SFDR)可达94.9dB,功耗仅为24mW。输入直到奈奎斯特频率,仍能保持81.5dB的信噪失真比和13.2位的有效位数,SFDR可达到92.67dB。

主 题 词:采样保持 增益增强性运放 自举开关 

学科分类:080903[080903] 0809[工学-计算机类] 08[工学] 

核心收录:

D O I:10.3969/j.issn.1007-0249.2010.03.007

馆 藏 号:203441391...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分