看过本文的还看了

相关文献

该作者的其他文献

文献详情 >CDMA系统通用高速Viterbi译码器设计与实现 收藏
CDMA系统通用高速Viterbi译码器设计与实现

CDMA系统通用高速Viterbi译码器设计与实现

作     者:周冲 胡剑浩 张忠培 ZHOU Chong,HU Jian-hao,ZHANG Zhong-pei (State Key Lab for Communication,UESTC,Chengdu Sichuan 610054,China)

作者机构:电子科技大学通信抗干扰技术国家级重点实验室四川成都610054 

基  金:国家高技术发展计划(863计划)课题"高效信道编码与广义空时码的联合优化设计研究"(编号:2006AA01Z269) 

出 版 物:《通信技术》 (Communications Technology)

年 卷 期:2009年第42卷第12期

页      码:10-12页

摘      要:提出了一种可用于CDMA移动通信系统的通用高速Viterbi译码器的设计,并在Xlinx公司的FPGA平台上实现整个译码功能,该译码器已经成功应用到公安侦查部门3G终端定位系统中。该译码器具有通用性和高速性:该译码器可使用于CDMA2000、WCDMA和TD-SCDMA系统码率为1/2,1/3,1/4的卷积码字译码;可应用于不同的译码深度;译码速率可以达到10Mbit/s,在实际系统应用实现中成功使用接近8Mbit/s的速率。

主 题 词:维特比译码器 硬件实现 通用 高速 

学科分类:11[军事学] 0810[工学-土木类] 1105[1105] 08[工学] 081002[081002] 110503[110503] 

D O I:10.3969/j.issn.1002-0802.2009.12.004

馆 藏 号:203449928...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分