看过本文的还看了

相关文献

该作者的其他文献

文献详情 >基于DSP Builder的格型FIR滤波器的设计与实现 收藏
基于DSP Builder的格型FIR滤波器的设计与实现

基于DSP Builder的格型FIR滤波器的设计与实现

作     者:梁青 熊伟 廖延娜 LIANG Qing;XIONG Wei;LIAO Yan-na

作者机构:西安邮电学院电子与信息工程系陕西西安710121 空军工程大学电讯工程学院陕西西安710077 

基  金:陕西省自然科学基金资助项目(2006F13) 陕西省教育厅科学研究计划基金资助项目(06JK198) 

出 版 物:《西北大学学报(自然科学版)》 (Journal of Northwest University(Natural Science Edition))

年 卷 期:2008年第38卷第5期

页      码:727-730页

摘      要:目的研究提高格型FIR滤波器的运算速度、优化硬件资源利用率的方法。方法研究了格型FIR滤波器结构特点,提出了一种改进的格型FIR滤波器结构。并基于FPGA芯片,利用DSPBuilder技术,将MatLab/Simulink设计工具和QuartusⅡ设计工具有效的结合起来,设计了所提出的改进的格型FIR滤波器。结果通过计算机仿真分析,改进后的格型FIR滤波器的最高工作频率和占用的LE等性能指标有了很大提高。结论DSP Builder是进行数字信号处理的一种有效方法。所提出的改进的格型FIR滤波器能够提高格型FIR滤波器的运算速度,降低硬件资源利用率。

主 题 词:格型FIR滤波器 FPGA DSP 逻辑单元 

学科分类:0810[工学-土木类] 08[工学] 081001[081001] 

核心收录:

D O I:10.16152/j.cnki.xdxbzr.2008.05.031

馆 藏 号:203450028...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分