看过本文的还看了

相关文献

该作者的其他文献

文献详情 >一种宽带低相噪频率合成器的设计方法研究 收藏
一种宽带低相噪频率合成器的设计方法研究

一种宽带低相噪频率合成器的设计方法研究

作     者:代传堂 DAI Chuantang

作者机构:中国电子科技集团第三十八研究所合肥230088 

出 版 物:《电波科学学报》 (Chinese Journal of Radio Science)

年 卷 期:2018年第33卷第6期

页      码:746-751页

摘      要:提出了一种宽带低相噪频率合成器的设计方法.采用了数字锁相技术,该锁相技术主要由锁相环(phase locked loop,PLL)芯片、有源环路滤波器、宽带压控振荡器和外置宽带分频器等构成,实现了10~20GHz范围内任意频率输出,具有输出频率宽、相位噪声低、集成度高、功耗低和成本低等优点.最后对该PLL电路杂散抑制和相位噪声的指标进行了测试,测试结果表明该PLL输出10GHz时相位噪声优于-109dBc/Hz@1kHz,该指标与直接式频率合成器实现的指标相当.

主 题 词:10~20 GHz 宽带 低相位噪声 锁相环 频率合成器 

学科分类:0808[工学-自动化类] 0809[工学-计算机类] 080902[080902] 08[工学] 

核心收录:

D O I:10.13443/j.cjors.2018010701

馆 藏 号:203454805...

读者评论 与其他读者分享你的观点

用户名:未登录
我的评分